Commit b0d22d66 authored by Steven King's avatar Steven King Committed by Greg Ungerer

m68knommu: Coldfire GPIO corrections

Pin 0 of the EPORT is not connected on the 523x, 5271, 5275 and 528x and the
TIMER on the 523x has 8 pins, not 4.
Signed-off-by: default avatarSteven King <sfking@fdwdc.com>
Signed-off-by: default avatarGreg Ungerer <gerg@uclinux.org>
parent d6f80e3a
...@@ -30,7 +30,8 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { ...@@ -30,7 +30,8 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = {
.direction_output = mcf_gpio_direction_output, .direction_output = mcf_gpio_direction_output,
.get = mcf_gpio_get_value, .get = mcf_gpio_get_value,
.set = mcf_gpio_set_value, .set = mcf_gpio_set_value,
.ngpio = 8, .base = 1,
.ngpio = 7,
}, },
.pddr = MCFEPORT_EPDDR, .pddr = MCFEPORT_EPDDR,
.podr = MCFEPORT_EPDR, .podr = MCFEPORT_EPDR,
...@@ -244,7 +245,7 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { ...@@ -244,7 +245,7 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = {
.get = mcf_gpio_get_value, .get = mcf_gpio_get_value,
.set = mcf_gpio_set_value_fast, .set = mcf_gpio_set_value_fast,
.base = 96, .base = 96,
.ngpio = 4, .ngpio = 8,
}, },
.pddr = MCFGPIO_PDDR_TIMER, .pddr = MCFGPIO_PDDR_TIMER,
.podr = MCFGPIO_PODR_TIMER, .podr = MCFGPIO_PODR_TIMER,
......
...@@ -31,7 +31,8 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { ...@@ -31,7 +31,8 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = {
.direction_output = mcf_gpio_direction_output, .direction_output = mcf_gpio_direction_output,
.get = mcf_gpio_get_value, .get = mcf_gpio_get_value,
.set = mcf_gpio_set_value, .set = mcf_gpio_set_value,
.ngpio = 8, .base = 1,
.ngpio = 7,
}, },
.pddr = MCFEPORT_EPDDR, .pddr = MCFEPORT_EPDDR,
.podr = MCFEPORT_EPDR, .podr = MCFEPORT_EPDR,
...@@ -263,7 +264,8 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { ...@@ -263,7 +264,8 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = {
.direction_output = mcf_gpio_direction_output, .direction_output = mcf_gpio_direction_output,
.get = mcf_gpio_get_value, .get = mcf_gpio_get_value,
.set = mcf_gpio_set_value, .set = mcf_gpio_set_value,
.ngpio = 8, .base = 1,
.ngpio = 7,
}, },
.pddr = MCFEPORT_EPDDR, .pddr = MCFEPORT_EPDDR,
.podr = MCFEPORT_EPDR, .podr = MCFEPORT_EPDR,
......
...@@ -31,7 +31,7 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = { ...@@ -31,7 +31,7 @@ static struct mcf_gpio_chip mcf_gpio_chips[] = {
.get = mcf_gpio_get_value, .get = mcf_gpio_get_value,
.set = mcf_gpio_set_value, .set = mcf_gpio_set_value,
.base = 1, .base = 1,
.ngpio = 8, .ngpio = 7,
}, },
.pddr = MCFEPORT_EPDDR, .pddr = MCFEPORT_EPDDR,
.podr = MCFEPORT_EPDR, .podr = MCFEPORT_EPDR,
......
Markdown is supported
0%
or
You are about to add 0 people to the discussion. Proceed with caution.
Finish editing this message first!
Please register or to comment